CY7C185-35 Async Seul, 5 Volts, 64K-Bits, 8K x 8, 35ns, 28-Broches MDIP

Prix:
US$3.80
CY7C185-35
In stock
+

Le CY7C185 est une haute performance CMOS RAM statique organisée en 8192 mots par 8 bits.

Extension de mémoire Easy est fourni par une puce LOW Activer Active (CE1), un HIGHchip Activer Active (CE2), et LOW sortie active permettent aux conducteurs (OE) ettrois étatiques. Cet appareil dispose d'une fonction de mise hors tension automatique (CE1 CE2 ou), la réduction de la consommation d'énergie de 70% lorsqu'elle est désélectionnée. Le CY7C185 est dans un paquet de 300 mil-wideDIP, SOJ, ou SOIC standard.
Un LOW écriture active signal de validation (WE) contrôle l'écriture / lecture de fonctionnement de la mémoire. Lorsque les entrées CE1 et nous sommes à la fois LOW et CE2 est élevée, les données sur les broches huit DataInput / sortie (I / O0 à I / O7) est écrite dans la memorylocation adressée par l'adresse présente sur les addresspins (A0 à A12). La lecture de l'appareil est accompli parla sélection du dispositif et permettant les sorties, CE1 et OEactive LOW, CE2 de haute activité, alors que nous reste inactif orHIGH. Dans ces conditions, le contenu de l'emplacement adressé par l'information d'adresse sur les repères sont présents sur theeight broches d'entrée / sortie de données.
Les broches d'entrée / sortie restent dans un état de haute impédance unlessthe puce est sélectionnée, les sorties sont activées, et de validation d'écriture (WE) est élevé. Une couche de matrice est utilisé pour assurer l'immunité alpha.

 

Avis destiné aux résidents de Californie uniquement: Warning symbolWARNING: Cancer and Reproductive Harm - www.P65Warnings.ca.gov